<noscript id="jftie"></noscript>
    <style id="jftie"><mark id="jftie"><dfn id="jftie"></dfn></mark></style>
  1. <span id="jftie"></span>
    • 国产成人精品久久一区二区,韩国精品久久久久久无码,国产精品国产高清国产av,欧美99久久无码一区人妻a片,亚洲高清码在线精品av,午夜人妻久久久久久久久,伊人热热久久原色播放www ,亚洲女教师丝祙在线播放
      你的位置:首頁 > 測試測量 > 正文

      菜鳥升級必備:通透了解FPGA設計流程

      發布時間:2015-01-31 責任編輯:echolady

      【導讀】初學者對于FPGA的設計流程總是束手無策,可能會感覺FPGA的設計流程冗長繁雜,無從下手。通過EDA設計工具掌握FPGA設計流程,這些都不是問題。

      1)使用synplify pro對硬件描述語言編譯并生成netlist


      綜合前要注意對器件的選擇,方法是在project->implementation option中對要下載的器件和網表的生成情況進行選擇。綜合后的網表有兩種: RTL級網表和門級網表(gate netlist),通過對網表的分析可以對設計的實現方式有初步的了解,并分析其中的錯誤和不合理的地方,另外還可以對關鍵路徑的delay和slack進行分析。

      使用synplify pro要先新建工程,注意修改工作目錄,然后添加所要編譯的文件,要注意top文件要最后一個添加,這樣才可以保證生成的文件是以top文件來命名的

      2)使用modelsim進行功能仿真

      導入源程序和testbench進行仿真,并保存波形文件(.wlf)

      3)使用quartusⅡ根據netlist進行布線,并進行時序分析

      在使用quartusⅡ前要做一些必要的設置,在assignments->eda tools setting中的simulation中選擇modelsim,并選擇選項run this tools automatically after compilation。如果沒有提前做這些設置,可以quartus做完編譯布線后,做同樣的設置,然后運行EDA netlist writer和eda simulation tool

      在使用synplify pro得到滿意的netlist后,可以在synplify pro中通過option-> quartusⅡ直接調用quartusⅡ,quartusⅡ對synplify pro生成的.vqm文件進行編譯,布線。然后根據設計要求進行時序分析和引腳調整。

      4)使用modelsim進行布線后仿真

      由于quartusⅡ提前做了設置,因此在編譯布線完成后,會在工作目錄下生成modelsim仿真所需要的文件和庫(modelsim_work),在modelsim中將產生的文件和庫所在的文件夾設置為當前目錄,modelsim_work庫會自動導入,新建工程會提示所使用的modelsim.ini文件,應使用quartus生成的,然后導入文件(包括testbench),進行編譯,仿真的時候在library中添加modelsim_work庫,在sdf選項中可以添加quartus生成的延遲信息文件.sdo,注意作用域的選擇,如果testbench中調用被測試模塊的語句是send3a tb,那么作用域應該寫tb,在option選擇中可以選擇是否看代碼覆蓋率。另外,還可以將布線后的仿真結果與功能仿真的結果進行對比。下圖就是小型Soc中send3a模塊前后仿真的對比圖

      菜鳥升級必備:通透了解FPGA設計流程
      圖1
       
      從圖中可以看出,除了有一定的延遲外,輸出波形不變。

      5)將quartus的波形轉化成testbench的方法:

      畫好波形后,通過file->export可以將波形輸出到quatus的工作目錄,verilog語言擴展名為.vt,修改為.v后可以在modelsim中使用,需要說明的是如果波形中包括輸出端口的話,輸出的testbench包含三個模塊,一般情況下,只需將輸入波形畫好后,輸出到testbench

      實際上,我們可以看出,整個過程實際就是: 代碼編寫--->功能仿真---->綜合---->布局,布線---->門級仿真----->下載------>板子調試

      這樣一看,原來HDL設計流程其實也很明了和簡單..不是嗎??

      相關閱讀:

      工程師入門首選:FPGA學習中必須注意的要點
      網友探討:FPGA電源設計適合并行工程嗎?
      專家支招:如何為FPGA工程師節省十倍開發時間

      要采購工具么,點這里了解一下價格!
      特別推薦
      技術文章更多>>
      技術白皮書下載更多>>
      熱門搜索
      ?

      關閉

      ?

      關閉

      主站蜘蛛池模板: 色诱久久久久综合网ywww| 久久久一本精品久久精品六六| 亚洲人成人77777网站| 久久精品国产一区二区无码| 国产成人综合日韩精品无码不卡| 国产精品日日做人人爱| 无码专区中文字幕无码野外| 人妻无码系列一区二区三区| 亚洲欧美v国产一区二区| 国产做国产爱免费视频| 久久精品国产亚洲欧美| 国产一区二区精品久久| 99久久久无码国产麻豆| 人人妻人人狠人人爽天天综合网 | 亚洲成av人影院| 伊人依成久久人综合网| 国产精品久久久久久亚洲影视 | 欧美日韩精品一区二区在线观看| 大伊香蕉精品一区视频在线 | 亚洲精品无码久久一线| 亚洲中文字幕不卡无码| 色拍自拍亚洲综合图区| 成人无码嫩草影院| 国产人妻丰满熟妇嗷嗷叫| 国产偷国产偷亚洲清高孕妇| 内射国产内射夫妻免费频道| 无码成人h免费视频在线观看| 亚洲精品国产成人一区二区| 人妻无码系列一区二区三区| 欧美乱妇高清无乱码| 亚洲人成网线在线播放va| 色成人精品免费视频| 午夜寂寞视频无码专区| 男人j进入女人j内部免费网站| 未满十八18勿进黄网站| 欧美精品日韩精品一卡| 久久不见久久见免费影院| 日本熟妇厨房bbw| 欧美人成视频在线视频| 强开小婷嫩苞又嫩又紧视频韩国| 996久久国产精品线观看|