<noscript id="jftie"></noscript>
    <style id="jftie"><mark id="jftie"><dfn id="jftie"></dfn></mark></style>
  1. <span id="jftie"></span>
    • 国产成人精品久久一区二区,韩国精品久久久久久无码,国产精品国产高清国产av,欧美99久久无码一区人妻a片,亚洲高清码在线精品av,午夜人妻久久久久久久久,伊人热热久久原色播放www ,亚洲女教师丝祙在线播放
      你的位置:首頁 > 電源管理 > 正文

      ADl871型模/數(shù)轉換器的應用

      發(fā)布時間:2012-01-03

      中心議題: 解決方案:
      • 采用ADl871構成的采樣系統(tǒng)
      • 接口的設計
      • 時鐘設計時對MCLK 4分頻

      1 引言

      科學技術的發(fā)展對數(shù)據(jù)采集系統(tǒng)的采樣速率、分辨率、精度、接口及抗干擾能力等提出越來越高的要求。

      AD1871是目前市場上動態(tài)范圍、采樣速率和采樣精度等指標都很突出數(shù)據(jù)的一款24位ADC,它的推出為設計高速、高精度數(shù)據(jù)采集系統(tǒng)提供了一種較好的解決方案。由于其輸出為串行輸出,當其和MCU直接相連時,會使采樣系統(tǒng)的采樣速率大大降低。

      如果MCU的I/O端口的實際最高速率是1MHz(單片機的速率通常是這個數(shù)量級),那么I/O端13傳輸1Bit的最短時間間隔為1μs,當ADl871輸出2路各24Bit時,需要實際串行輸出64Bit,故采樣速率下降為1MHz/64=15.625kHz,這個速率遠遠低于ADl871的96kHz,另外,單片機把64位串行數(shù)據(jù)再處理為2個24位的并行數(shù)據(jù)時,速度會進一步降低。

      為此,筆者采用現(xiàn)場可編程門陣列(FPGA)設計了ADl871和MCU之間的接口,由FPGA完成對ADl871的控制,并將其輸出的串行數(shù)據(jù)在FPGA的內部變?yōu)椴⑿袛?shù)據(jù),并行后的數(shù)據(jù)以8位或12位為一組發(fā)給MCU。由于FPGA的實際傳輸速率可以滿足和ADl871的傳輸速率要求,故上述“瓶頸”得以解決。

      2 接口設計

      2.1 時鐘設計

      圖1示出A/D轉換器的輸入時鐘設計,MD轉換器工作在從模式下時,需要外部提供RLCLK和BCLK。在主時鐘MCLK的輸入下,通過對MCLK 4分頻得到BCLK的信號,用來作為位數(shù)據(jù)提取的信號。RLCLK是通過對BCLK的32分頻得到的,用來區(qū)分左右通道的數(shù)據(jù),同時輸出EN信號作為后續(xù)處理的同步信號。
      [page]
      2.2接口設計


      在圖2中,輸入為MCLK(主時鐘)、RESET(啟動信號)和SHIFTIN(A/D輸出數(shù)據(jù)),輸出為RL(左右?guī)盘?、BCLK(A/D數(shù)據(jù)位時鐘),TXT(并行數(shù)據(jù)讀取控制)和SHIFTOUT(并行數(shù)據(jù)輸出)。通過時鐘控制輸出BCLK和 RLCLK到AD1871,AD1871傳出數(shù)據(jù)SHIFTIN進入SHIFT模塊,SHIFT模塊在正確的位時鐘下讀取SHIFTIN的輸入數(shù)據(jù),并進行串,并轉換,之后輸出8位或12位的數(shù)據(jù)。同時輸出TXT并行數(shù)據(jù)讀取控制。

      2.3 SHIFT模塊程序

      Emity shifill is

      PORT(BCLK:IN STD_LOGIC;一輸入的BCLK位信號

      CR :IN STD_LOGIC;--輸入的使能信號

      SHIFTIN:IN STD_LOGIC:--AD輸入的串行信號

      RLEN:IN STD_LOGIC;--輸入的RLCLK使能,幀對準信號

      TXTS:OUT STD_LOGIC;--8位的組信號輸出控制信號

      sddddd:OUT STD_LOGIC_VECTOR (7DOWNTO 0); --8位并行信號輸出);

      end shift11:

      architecture Behavioral of shift11 is

      SIGNAL TEMPDATE:STD_LOGIC_VEC—TOR(8 DOWNTO 0);

      SIGNAL TEMPO11:STD_LOGIC_VECTOR(7DOWNTO 0):=“00000000”;

      SIGNAL Q:INTEGER RANGE 0 T0 7;

      一并行信號計數(shù)8位產(chǎn)生一個脈沖;

      SIGNAL Q4:INTEGER RANGE 0 TO 3;

      --有用信號選擇,選擇32位中的24位;

      筆者用MaxPlus II對以上設計進行仿真后得到圖3所示的時序圖,完全滿足設計要求,從圖3可以看出串行輸入的數(shù)據(jù)(shiflin)變成并行的數(shù)據(jù)(shiftout) 輸出,在此過程中數(shù)據(jù)延時8個周期,每個txts的上升沿提取數(shù)據(jù)能保證數(shù)據(jù)的正確性。因為從數(shù)據(jù)的變動到txts的上升沿有400ns,大于FPGA的數(shù)據(jù)建立時間(25ns~50ns),可以保證提取數(shù)據(jù)的正確性。
      [page]
      3 小型采樣系統(tǒng)

      圖4示出采用ADl871構成的采樣系統(tǒng)結構。整個系統(tǒng)在1個FPGA上實現(xiàn),分為3部分:并轉換模塊;ADC控制和配置;UART通信。

      具體的功能是實現(xiàn)ADC的初始化、信號的采集存儲及UART通信。

      工作原理是由ADC控制模塊來接收PC的數(shù)據(jù),轉發(fā)控制數(shù)據(jù)到ADC,對ADC的工作狀態(tài)進行配置。完成后ADC采樣并儲存在FIFO中,通過控制向單片機傳送數(shù)據(jù)。

      從仿真結果看,整個系統(tǒng)的工作正常,說明接口設計的正確性和可行性。

      4 結束語

      由ADl871構成的數(shù)據(jù)采集系統(tǒng)具有高分辨率、寬動態(tài)范圍、高信噪比等特點,特別適用于高精度數(shù)據(jù)采集系統(tǒng)。∑-△型ADC具有抗干擾能力強、量化噪聲小、分辨率高、線性度好、轉換速度較高、價格合理等優(yōu)點,因此越來越多地受到電子產(chǎn)品用戶及設計人員的重視。解決這類ADC的接口問題在實際設計中具有重大意義。筆者設計的接口使單片機從接收數(shù)據(jù)的困境中解脫出來,大大提高了單片機的采樣速率,原來處理一幀數(shù)據(jù)需要讀64次,現(xiàn)在只需要6次,在12位輸出的情況下只需要4次,也就是說采用FPGA后單片機的I/O口可以達到1MHz/6=166.66kHz 的采樣速率,大大超過了96kHz的采樣速率,使單片機有時間對數(shù)據(jù)進行一些處理。
      要采購轉換器么,點這里了解一下價格!
      特別推薦
      技術文章更多>>
      技術白皮書下載更多>>
      熱門搜索
      ?

      關閉

      ?

      關閉

      主站蜘蛛池模板: 亚洲va在线∨a天堂va欧美va| 久久精品国产曰本波多野结衣 | 国产女人叫床高潮大片| 久久精品国产亚洲欧美| 日本人妻人人人澡人人爽| 99精品久久99久久久久胖女人| 久久精品国产亚洲欧美| 国内精品久久久久影院蜜芽| 97se狼狼狼狼狼亚洲网| 国产精品人成视频免费vod| 久久精品国产一区二区无码| 免费午夜无码片在线观看影院| 亚洲成年看片在线观看| 亚洲国产日韩在线人高清| 看国产一毛片在线看手机看| 午夜寂寞视频无码专区| 五十路熟妇亲子交尾| 中文字幕日产无码| 国产内射一区亚洲| 国产精品一区二区含羞草| 国产国语熟妇视频在线观看| 国内精品久久久久久久影院| 免费中文熟妇在线影片| 久久久久久曰本av免费免费| 狠狠色婷婷丁香综合久久| 少妇午夜福利一区二区| 亚洲精品无码久久一线| 毛片一区二区三区无码| 亚洲爆乳少妇无码激情| 中文字幕人妻无码一夲道| 国产精品国产三级国产普通话| 热久久美女精品天天吊色| 国产做国产爱免费视频| 日日干夜夜操高清视频| 女人高潮内射99精品| 国产夫妇肉麻对白| 狠狠色噜噜狠狠狠狠888奇米| 国产亚洲日韩网曝欧美台湾| 国产精品国产三级国产普通话| 欧美极品video粗暴| 午夜福利一区二区三区在线观看|